Diseño de controladores lógicos seguros ante averías con FPGAs, mediante descripciones de comportamiento

  1. Juan Rodríguez Andina
  2. Luis J. Álvarez
  3. Enrique Mandado
Livre:
Actas del IX Congreso de Diseño de Circuitos Integrados, 9, 10 y 11 de noviembre de 1994, Maspalomas, Gran Canaria

Éditorial: Universidad de Las Palmas de Gran Canaria

Année de publication: 1994

Pages: 561-566

Congreso: Congreso de Diseño de Circuitos Integrados (9. 1994. Maspalomas)

Type: Communication dans un congrès

Résumé

Los controladores lógicos que se utilizan en aplicaciones críticas deben asegurar en todo momento una salida correcta o bien hacer evolucionar al sistema a un estado seguro, para proteger al personal y al entorno contra riesgos potenciales. Esta característica se conoce como seguridad ante averías. Este artículo presenta una metodología de diseño para la realización de controladores lógicos seguros ante averías, basada en la utilización sistemática de redundancia temporal y en el empleo de FPGAs.