Neural parallel-hierarchical-matching scheduler for input-buffered packet switches

  1. González-Castaño, F.J.
  2. López-Bravo, C.
  3. Asorey-Cacheda, R.
  4. Pousada-Carballo, J.M.
  5. Rodríguez-Hernández, P.S.
Zeitschrift:
IEEE Communications Letters

ISSN: 1089-7798

Datum der Publikation: 2002

Ausgabe: 6

Nummer: 5

Seiten: 220-222

Art: Artikel

DOI: 10.1109/4234.1001670 GOOGLE SCHOLAR